(ÁÖ)¸®¹öÆ®·Ð
[Á¤±ÔÁ÷] FPGA, ÀÓº£µðµå S/W, AI ¹ÝµµÃ¼ ¼³°è
¸ðÁýºÎ¹® ¹× ÀÚ°Ý¿ä°Ç
| ´ã´ç¾÷¹« | ÀÚ°Ý¿ä°Ç | Àοø |
|---|---|---|
|
[´ã´ç¾÷¹«] 1. FPGA Logic(·ÎÁ÷) ¼³°è 2. Verilog/VHDL ¼³°è 3. ÀÓº£µðµå ¸®´ª½º(Linux) ¹× S/W(C, C++) 4. AI ¹ÝµµÃ¼ ¼³°è 5. ±â¼ú Áö¿ø (FAE) ¹× ±³À° |
[ÀÚ°Ý¿ä°Ç] °æ·Â»çÇ×: ½ÅÀÔ, °æ·Â(¿¬Â÷¹«°ü) - ÄÄÇ»ÅÍ / ½Ã½ºÅÛ / Àü±âÀüÀÚ °øÇÐ°è¿ Àü°øÀÚ - FPGA / Verilog / VHDL ¹ÝµµÃ¼ ¼³°è °æÇèÀÚ - ÀÓº£µðµå ¸®´ª½º(Linux) ¹× S/W(C, C++) °æÇèÀÚ - ±â¼ú Áö¿ø (FAE) ¹× ±³À° °æÇèÀÚ |
0 ¸í |
±Ù¹«Á¶°Ç
ÀüÇü´Ü°è ¹× Á¦Ãâ¼·ù
Á¢¼ö¹æ¹ý
±âŸ À¯ÀÇ»çÇ×
